Modul 4( Laporan Akhir 3 )


1. Jurnal
[Kembali]


                                                                            




2. Alat dan Bahan [Kembali]

a. Panel DL2203D
b. Panel DL2203S
c. Panael DL2203C
Module D'Lorenzo

Jumper

e.  IC 74LS112 (JK filp flop)






f. Switch (SW-SPDT)

 Switch


g. Power Supply

h. Logicprobe atau LED
Logic Probe

3. Rangkaian Simulasi [Kembali]



gambar rangkaian pada percobaan 3 menggunakan proteus

4. Prinsip Kerja Rangkaian [Kembali]

        Pada percobaan 3, rangkaiannya menggunakan IC 74LS47, IC 74192, seven segment, gerbang logika OR dan NOR. Dimana terdapat pada percobaan yang di lakukan variasi pada switch B0 dan B2, salah satu kondisinya diberikan Switch B0 logika 0 dan B2 berlogika 1 didapatkan output berupa counter down dimana dalam kondisi Down itu saat downnya diberi clock dan Up diberikan logika 1. Lalu saat kondisi B0 dan B2 nya sama sama berlogika 1, didapatkan outputan sama dengan 0, karena kondisi ini MR atau master reset nya dalam keadaan aktif, hal ini menjadikannya me reset kondisi tersebut, oleh karena itu output yang di hasilkan 0.


5. Video Rangkaian [Kembali]



video penjelasan rangkaian percobaan 3


6. Analisa [Kembali]

Soal analisa yang diberikan ada 3 buah yakni:





7. Link Download [Kembali]

Download HTML disini
Donwload Rangkaian Simulasi disini
Download Video Simulasi disini
Download Datasheet ic 74LS47 disini
Download Datasheet SW-SPDT disini
Download Datasheet ic 74192 disini

 

 

Tidak ada komentar:

Posting Komentar