Modul 4( Laporan Akhir 1 )


1. Jurnal
[Kembali]






2. Alat dan Bahan [Kembali]

a. Panel DL2203D
b. Panel DL2203S
c. Panael DL2203C
Module D'Lorenzo

Jumper

e.  IC 74111(JK filp flop)



f. Switch (SW-SPDT)

 Switch


g. Power Supply

h. Logicprobe 
Logic Probe

3. Rangkaian Simulasi [Kembali]



gambar rangkaian pada percobaan 1 menggunakan De Lorenzo


4. Prinsip Kerja Rangkaian [Kembali]

    Pada percobaan 1 ini dirangkai suatu rangkaian Shift Register (register geser) keluaran output 4 bit dengan perwakilan output logicprobe. Pada rangkaian shift register keluaran 4 bit ini berarti menggunakan 4 buah IC J-K flip flop sebagai perwakilan 1 bit keluaran untuk 1 buah J-K flipflop.

    Pada rangkaian ini memiiki 4 input masukan dari J-K flip flop dan 4 input keluaran dari J-K flip flop dimana akan terjadi proses operasi SISO, SIPO, PISO, dan PIPO pada rangkaian sesuai pengaturan switch dan kondisi.Maka pada prosesnya akan terjadi sistem kerja serial dan paralel yang dimana pada rangkaian akan terjadi perwakilan dari penggeseran pada sistem serial maupun serempak pada sistem paralel baik itu masukan maupun keluaran suatu biner yang dimana pergeseran maupun serempak pada sistem serial dan paralel ini akan mewakili MSB dan LSB dari 4 bit binner masukan dan keluaran. Terjadinyam proses input dan output logika pada rangkaian ini juga berarti bahwa proses terjadinya register geser ini dapat menyimpan memori sementara pada masukan menuju keluaran bit ke-4 dari dearah lingkup keluaran 4 bit.


5. Video Rangkaian [Kembali]


video penjelasan rangkaian percobaan 1


6. Analisa [Kembali]

Soal analisa yang diberikan ada 2 buah yakni:





7. Link Download [Kembali]

Download HTML disini
Donwload Rangkaian Simulasi disini
Download Video Simulasi disini
Download Datasheet ic 74111 disini
Download Datasheet SW-SPDT disini 
Download Datasheet J-K flip flop disini

 

 

Tidak ada komentar:

Posting Komentar